PCB使用差分走線的好處?使用差分走線的要求有哪些
- 發表時間:2018-09-08 19:09:51
- 作者:小編
- 來源:誠暄PCB
- 人氣: 本文有937個文字,預計閱讀時間3分鐘
隨著人(ren)們(men)生(sheng)活水(shui)平的(de)(de)提高,對電子產品(pin)的(de)(de)要求也越(yue)來(lai)越(yue)高,特別是(shi)目(mu)前無線(xian)的(de)(de)產品(pin)比(bi)較多,那(nei)么對信(xin)號接(jie)收各方面(mian)都有了(le)很大的(de)(de)要求,那(nei)么我們(men)在設計pcb的(de)(de)時候(hou),差分(fen)(fen)走線(xian)就顯得十(shi)分(fen)(fen)的(de)(de)重(zhong)要,下(xia)面(mian)小編(bian)來(lai)詳細的(de)(de)說一說PCB差分(fen)(fen)的(de)(de)優(you)點和走線(xian)的(de)(de)要求。
PCB使用差分走線的好處
1、 輸出驅(qu)動總的dI/dr會(hui)大幅降低,從而減小(xiao)了軌道塌陷和潛在的電磁干擾;
2、 與單端放大器相比,接收器中的差分放大器有更高的增益;
3、 差分信號在一對緊耦(ou)合差分對中(zhong)傳輸時,在返回路徑(jing)中(zhong)對付(fu)串擾(rao)和突變的魯棒性更好(hao);
4、 因為每個信(xin)號(hao)都有自己的(de)返(fan)回路徑,所以差分新信(xin)號(hao)通過(guo)接插(cha)件(jian)或封裝時(shi),不(bu)易受(shou)到(dao)開關(guan)噪聲的(de)干擾(rao);
PCB使用差分走線的要求
1、確定(ding)走線模式、參(can)數及(ji)阻抗計算
差分對走線分外層微帶線差分模式和內層帶狀線差分模式兩種,通過合理設置參數,阻抗可利用相關阻抗計算軟件(如POLAR-SI9000)計算也可利用阻抗計算公式計算。
2、走平行等距線
確定走(zou)線(xian)線(xian)寬(kuan)及間距,在走(zou)線(xian)時要嚴(yan)格按(an)照計算出(chu)的線(xian)寬(kuan)和間距,兩線(xian)間距要一(yi)直保持不變,也就(jiu)是要保持平(ping)行。平(ping)行的方式有兩種(zhong): 一(yi)種(zhong)為兩條(tiao)線(xian)走(zou)在同一(yi)線(xian)層(side-by-side),另一(yi)種(zhong)為兩條(tiao)線(xian)走(zou)在上下相(xiang)兩層(over-under)。
一般盡(jin)量(liang)避免使(shi)用(yong)后者即層(ceng)間(jian)(jian)差(cha)分(fen)信號, 因為(wei)在PCB板的(de)(de)實際(ji)加工過(guo)程(cheng)中(zhong),由(you)于層(ceng)疊之間(jian)(jian)的(de)(de)層(ceng)壓對準精度大(da)大(da)低于同(tong)層(ceng)蝕刻精度,以及(ji)層(ceng)壓過(guo)程(cheng)中(zhong)的(de)(de)介(jie)質(zhi)流失,不能保證差(cha)分(fen)線的(de)(de)間(jian)(jian)距等(deng)于層(ceng)間(jian)(jian)介(jie)質(zhi)厚度, 會造成層(ceng)間(jian)(jian)差(cha)分(fen)對的(de)(de)差(cha)分(fen)阻抗(kang)變化。困此(ci)建議盡(jin)量(liang)使(shi)用(yong)同(tong)層(ceng)內(nei)的(de)(de)差(cha)分(fen)。
3、抗干擾能力強
因(yin)為(wei)兩根差分(fen)走線之(zhi)間(jian)的耦(ou)合很好,當外界存在噪聲(sheng)干擾時,幾乎是同時被耦(ou)合到兩條線上,而接(jie)收端關心(xin)的只是兩信號的差值(zhi),所以外界的共模噪聲(sheng)可(ke)以被完全(quan)抵(di)消(xiao)。
4、能(neng)有效抑制 EMI
同樣的道理,由于兩根信號的極性相反,他們(men)對外輻射的電(dian)磁場(chang)可(ke)以相互抵消,耦合的越(yue)緊密,泄放到外界的電(dian)磁能量越(yue)少。
5、時序定位精(jing)確
由于差分信號(hao)(hao)(hao)的(de)開關變化是位于兩個信號(hao)(hao)(hao)的(de)交(jiao)點(dian),而不像普通單端(duan)信號(hao)(hao)(hao)依靠高低兩個閾值(zhi)電壓判(pan)斷,因而受工(gong)藝,溫度的(de)影響小,能(neng)降低時序(xu)上的(de)誤差,同時也更適合于低幅度信號(hao)(hao)(hao)的(de)電路。目前(qian)流行的(de) LVDS(low voltage differential signaling)就是指(zhi)這(zhe)種小振幅差分信號(hao)(hao)(hao)技術。
以上就是小編(bian)介紹的關于PCB使用(yong)差分(fen)走線(xian)的好處(chu)和使用(yong)差分(fen)走線(xian)的要求(qiu),希望(wang)對大(da)家(jia)有所幫助,如(ru)還有不清楚的地方,請聯系右側的QQ、微(wei)信或者電(dian)話,我們會有專業的人(ren)員為(wei)您解答。
標題:PCB使用差分走線的好處?使用差分走線的要求有哪些
地址://bianc.com.cn/news/666.html
本站所有內容、圖片未經過私人授權,禁止進行任何形式的采集、鏡像、復制,否則后果自負!